Please use this identifier to cite or link to this item:
https://hdl.handle.net/20.500.12104/80009
Title: | Diseño y Construcción de un Correlador de Señal Mixta en Circuito Integrado |
Author: | Arce Zavala, José Manuel |
Advisor/Thesis Advisor: | Medina Vázquez, Agustín |
Keywords: | Tecnologia Cmos;Transistor Mosfet De Compuerta Flotante De Multiples Entradas;Mifgmos;Circuito Electronico Vlsi |
Issue Date: | 31-Dec-1969 |
Publisher: | Biblioteca Digital wdg.biblio Universidad de Guadalajara |
Abstract: | El proposito del presente trabajo es presentar el desarrollo de un correlador de señal mezclada en tecnologıa CMOS mediante el uso del transistor MOSFET de compuerta flotante de multiples entradas o MIFGMOS con la finalidad de obtener un circuito electronico VLSI para su fabricacion utilizando una tecnologıa estandar de 0.35 mm. Para el desarrollo de este sistema, se propone una arquitectura basada en una celda de correlacion implementada con un MIFGMOS de 513 entradas de control. En este documento se aborda todo el proceso de diseño, desde la propuesta de la arquitectura, pasando por la implementacion de las celdas individuales, incluyendo la celda de correlacion basada en MIFGMOS, hasta la validacion experimental del sistema propuesto. Adicionalmente, se muestra la aplicacion del sistema correlador en la implementaci on de un detector de señales piloto en un sistema de comuncaciones inalambricas |
URI: | https://hdl.handle.net/20.500.12104/80009 https://wdg.biblio.udg.mx |
metadata.dc.degree.name: | MAESTRIA EN CIENCIAS EN INGENIERIA ELECTRONICA Y COMPUTACION |
Appears in Collections: | CUCEI |
Files in This Item:
File | Size | Format | |
---|---|---|---|
MCUCEI10057.pdf Restricted Access | 1.68 MB | Adobe PDF | View/Open Request a copy |
Items in RIUdeG are protected by copyright, with all rights reserved, unless otherwise indicated.