Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/20.500.12104/95535
Registro completo de metadatos
Campo DCValorLengua/Idioma
dc.creatorPlascencia Jáuregui, Francisco-
dc.creatorRaygoza Panduro, J. J.-
dc.creatorOrtega C., Susana-
dc.creatorBecerra, Edwin-
dc.date2017-12-06-
dc.date.accessioned2023-09-01T20:34:20Z-
dc.date.available2023-09-01T20:34:20Z-
dc.identifierhttp://recibe.cucei.udg.mx/index.php/ReCIBE/article/view/38-
dc.identifier10.32870/recibe.v4i2.38-
dc.identifier.urihttps://hdl.handle.net/20.500.12104/95535-
dc.descriptionEn este artículo se presenta el diseño e implementación de un circuito digital a medida para el cálculo de determinantes de orden 3x3 y matriz inversa de matrices ortogonales 3x3. Se analizan los resultados de la implementación de los circuitos en dos plataformas de familias de dispositivos reconfigurables, estas son Artix 7 y Spartan 6 Low-Power, en los que se comparan la ocupación y los tiempos de respuesta. La descripción del circuito se realizó en Lenguaje de Descripción de Hardware (HDL).Abstract: In this paper are presented the design and implementation of a digital circuit suited for the calculous of 3X3 determinants and inverse matrix of orthogonal 3X3 matrixes. The circuits’ implementation results are analyzed in two platforms of the family of reconfigurable devices: Artix 7 and Spartan 6 Low-Power, for which occupation and respond answer were compared. The circuit description was made in hardware description language (HDL).Keywords: Desterminants, FPGA, inverse matrix.es-ES
dc.formatapplication/pdf-
dc.languagespa-
dc.publisherUniversidad de Guadalajaraes-ES
dc.relationhttp://recibe.cucei.udg.mx/index.php/ReCIBE/article/view/38/36-
dc.rightsDerechos de autor 2017 ReCIBEes-ES
dc.sourceReCIBE, electronic journal of Computing, Informatics, Biomedical and Electronics; Vol. 4 No. 2 (2015): Dic 2014 - May 2015; IIen-US
dc.sourceReCIBE, Revista electrónica de Computación, Informática, Biomédica y Electrónica; Vol. 4 Núm. 2 (2015): Dic 2014 - May 2015; IIes-ES
dc.source2007-5448-
dc.source10.32870/recibe.v4i2-
dc.subjectDeterminantees-ES
dc.subjectFPGAes-ES
dc.subjectMatriz inversaes-ES
dc.titleImplementación de un circuito custom DSP en FPGAs para cálculo del determinante 3x3, y matriz inversa de matrices ortogonales 3x3 - Implementation of an orthogonal custom DSP FPGA circuit for calculating the determinant 3x3 and 3x3 matrix inversees-ES
dc.typeinfo:eu-repo/semantics/article-
dc.typeinfo:eu-repo/semantics/publishedVersion-
Aparece en las colecciones:Revista ReCIBE

Ficheros en este ítem:
No hay ficheros asociados a este ítem.


Los ítems de RIUdeG están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.